Hlavní navigace

Názor ke zprávičce Mac a 4 Intel CPU od Frantisek Rysanek - Ano, vykon na jeden procesor v SMP systemech...

  • Aktualita je stará, nové názory již nelze přidávat.
  • 12. 10. 2005 10:16

    Frantisek Rysanek (neregistrovaný)
    Ano, vykon na jeden procesor v SMP systemech obecne klesa, protoze celkovy vykon se s pridavanim poctu procesoru zvysuje mene nez primo umerne. Jak spravne rikate, je to zpusobeno sdilenim kapacity sbernic (FSB, PCI, RAM) pres spolecny PCI host bridge a spolecny radic pameti, a taky nutnosti udrzovat koherenci on-chip cachi navzajem mezi procesory. Plus k tomu pristupuje obecna problematika paralelizace vypocetnich uloh.

    Pokud se nepletu, od tohoto intelskeho modelu se ve svete PC odchylila pouze firma AMD, ktera ma pametovy radic integrovany v procesoru. Takze SMP system od AMD se chova trochu jako NUMA. Ale osobne si vubec nejsem jist, jestli si toho je vedomo napriklad Linuxove nebo wokenni jadro, a jestli podle toho mapuje lokalnim procesum lokalni stranky fyzicke RAM, nebo jestli to vsecko chroupe jednotnymi schedulery a strankovanim, ktere jsou kompatibilni s "Intel MPS Spec" a na zvlastnosti architektury AMD neberou ohled.

    Pokud bychom uvazovali o zavedeni nekolika paralelnich PCI host bridgu do SMP systemu, nevim, jak by takovy system vypadal, a zda by se takova vec dala implantovat do monoisticke PC architektury. Spis bych laickyma ocima videl moznost pouzit v north bridgi nejakou neblokujici matici (M segmentu FSB x N segmentu PCI x O segmentu RAM). Zkuste se mrknout do datasheetu Intelskeho cipsetu 8500...