Je to skutecne CISC procesor, vyvojari sli dokonce tak daleko, ze ma krome mikroinstrukci i nanoinstrukce.
Ve sve podstate to znamena to, ze instrukce mikroprocesoru (ty, ktere pise programator v assembleru nebo je vytvari prekladac) jsou primo v mikroprocesoru transformovany do serie jednodussich mikroinstrukci a ty jsou dale transformovany do nanoinstrukci.
Stoji to sice nejaky ten bit pameti (ROM) na mikroprocesoru, ale celkove to usetri velke mnozstvi tranzistoru/hradel, protoze se v mikroinstrukcich opakuji stejne operace. Take to umoznuje vytvaret i velmi slozite instrukce, ktere maji programatori radi :-), treba vyumelkovane adresni rezimy, autoinkrementy adresy atd.
Klasicke RISCy takto nefunguji, tam je snaha o prime mapovani instrukci na operace v mikroprocesoru. Prikladem je napriklad MIPS, ten ma „horizontalni“ kodovani apod.