Mne prijde dost neuveritelne, ze stale PCIe pouziva ten sileny konektor bez jakychkoli zapadek. Na jedne strane to s trochou stesti drzi sroubky v kastli PC, a na druhe strane gravitace. Dokud neprijdou s konektorem, ktery ma oboustranne zapadky jako DIMM moduly RAM, tak to spojeni bude vzdycky problematicke.
To bude pořád stejný problém, protože PCIe karty mohou být "neomezeně dlouhé a tlusté", takže pořád to "hejblo" může být blokované. Nebo to bude složitě přepákované až někam k procesoru zcela mimo PCIe sloty? To by bylo určitě "levné a spolehlivé" řešení.
Mimochodem stávající řešení umožňuje vložit kartu 1x,4x,8x do 16x slotu a při drobné úpravě i opačné kombinace. Jak by to fungovalo se zámky na koncích slotu ?
Prostě dávat pro PCIe karty za vzor řešení z DIMM patic pro RAM je nesmysl, protože RAM má mnohem menší variabilitu provedení.
6. 8. 2025, 12:56 editováno autorem komentáře
"RAM má mnohem menší variabilitu provedení."
Chapu, jak to myslite. Prijde mi ale, ze zatimco PCI-e konektory jsou uz 30 let stejne (dobre, prisel M.2), tak u DIMM je to co pet let nova generace a s ni uplne konektory.
A nevim teda, jak je to s PCI-e x32, to bylo teoreticky mozne, ale nikdy jsem to nevidel, a zda se, ze procesory vic nez 16 sdruzenych linek neumi.
6. 8. 2025, 13:14 editováno autorem komentáře
U tych dimmov je pri kazdej verzii RAM ine preto aby tam BFU nervali nespravne pamete.
U PCIe je to stale rovnake preto, lebo spetna kompatibilita.
Jediny problem je pri velkych/zravych GPU. ALe pri zosilnenom slote a dobrej skrutke/skrinke som nezazil problem. Ak bol problem, tak vzdy na stranke skrinky.
Metalika nema omezene rychlosti - ma jenom omezeny dosah u urcite rychlosti.
A dosah se da resit redriverem / reclockerem.
Tak holt bude potreba nejakeho kremiku pred konektorem, a rovnou u hrany desky zarizeni .. mozna casem se tento kremik zaintegruje do samotneho konektoru a budeme mit "aktivni sloty" :D
K čemu takové rychlosti? Cpu backplane v m2? Myšlenka v nějak* intel 3alotový ssd only nas existuje ale udělat clustee z čtyř 8jádrových cpu je vzrušující
Kolik to bude topit? Bude m.2? Je to "řeséné" qam kódováním ? Jak*si ohýbák když nelze zvyšovat frekvenci
Ta tabulka je absolutně zbytečná, každý ví přeci, že 1GB/s má 3.0 a je to témě4 exponenciální v gen a lineární v x.
29. 8. 2025, 08:12 editováno autorem komentáře